Partneři Projektu CAD
Siemens urychluje ověřování čipů pro AI |
| Autor článku: Siemens / redakce | |
|
V rámci svého dlouhodobého strategického partnerství se firmám NVIDIA a Siemens podařilo zvládnout úkol, který byl dříve považován za nemožný: za pouhých několik dní zaznamenaly desítky bilionů výpočetních cyklů. Dosáhly toho díky využití škálovatelné a na výkon optimalizované hardwarové architektury Veloce proFPGA CS od Siemensu v kombinaci s čipovou architekturou optimalizovanou pro výkon od NVIDIA. Prototypové systémy založené na programovatelných hradlových polích (FPGA) jsou rychlé a umožňují uživatelům provádět ověřovací úlohy před výrobou čipu za zlomek času, který by zabralo provedení stejné úlohy v simulaci nebo dokonce v emulaci. Současné návrhy v oblasti AI/ML však kladou ještě vyšší nároky, částečně kvůli složitosti čipů a částečně kvůli složitosti softwaru. Aby bylo možné přizpůsobit se těmto požadavkům odvětví, dodržet lhůty pro uvedení na trh a splnit požadavky na spolehlivost, je nyní klíčová schopnost spustit biliony návrhových cyklů v krátkém čase. Tradiční ověřovací nástroje, jako jsou simulace a emulace, nedokážou v rozumném a praktickém čase spustit více než miliony, v nejlepším případě několik miliard cyklů. Chcete-li se dozvědět více o tom, jak Siemens umožňuje odvětví polovodičů a elektronických systémů uvádět na trh nejmodernější integrované obvody (SoC) a systémy na světě, navštivte tento odkaz.
Mohlo by vás zajímat:
|






Siemens v úzké spolupráci s NVIDIA dnes oznámil, že jeho systém Veloce proFPGA CS pro hardwarově podporovanou verifikaci a validaci umožňuje konstruktérům a systémovým architektům vytvářet ještě lépe optimalizované návrhy díky provádění a zaznamenávání bilionů verifikačních cyklů ještě předtím, než je k dispozici první vzorek čipu.